BusinessNews
  • 首页
  • 英文版
  • 电子读物
    • 期刊
    • 焦点
  • 晶芯研讨会
  • 白皮书
  • 人才对接
  • 采购供需
  • 多媒体
    • 视频
    • 图集
  • 媒体信息
    • 投稿指南
    • 2025年媒体信息
  • 关于我们
    • 联系我们
    • 加入我们
  • 捷径:
  • 新闻动态
  • 采访报道
  • 制造与封装
  • 设计与应用
  • 设备与材料
  • 产业与市场
  • 产品特写
  • 展会与活动

当前位置:

     首页 > 新闻资讯  > 制造与封装

SiGe与Si选择性刻蚀技术

2024/12/17 22:10:30

本文简单介绍了两种新型的选择性刻蚀技术——高氧化性气体的无等离子体刻蚀和原子层刻蚀。

全环绕栅极晶体管(Gate-All-Around FET, GAAFET)作为一种有望替代FinFET的下一代晶体管架构,因其能够在更小尺寸下提供更好的静电控制和更高的性能而备受关注。在制造n型GAAFET的过程中,一个关键步骤是在内隔层沉积之前对Si-SiGe堆叠纳米片进行高选择性的SiGe:Si蚀刻,以产生硅纳米片并释放沟道。

SiGe-1.png

本文将探讨这一过程中涉及的选择性刻蚀技术,并介绍两种新型的刻蚀方法——高氧化性气体的无等离子体刻蚀和原子层刻蚀(ALE),它们为实现高精度、高选择性的SiGe刻蚀提供了新的解决方案。

SiGe-2.png

GAA结构中的SiGe超晶格层

在GAAFET的设计中,为了增强器件性能,通常会在硅衬底上交替生长Si和SiGe层,形成多层结构,即所谓的超晶格。这些SiGe层不仅能够调整载流子浓度,还能通过引入应力来改善电子迁移率。然而,在后续的工艺步骤中,需要精确地去除这些SiGe层,同时保留硅层,这就要求有高度选择性的刻蚀技术。

SiGe-3.png

选择性刻蚀SiGe的方法

1.高氧化性气体的无等离子体刻蚀

  • ClF3气体的选择:这种刻蚀方法采用具有极高选择性的高氧化性气体,如ClF3,SiGe:Si选择比可达到1000-5000。并且可以在室温下完成刻蚀,且不会造成等离子体损伤。

SiGe-4.png

  • 低温高效:最佳温度大约在30°C左右,实现了低温条件下的高选择性刻蚀,避免了额外热预算的增加,这对保持器件性能至关重要。

  • 干燥环境:整个刻蚀过程处于完全干燥条件下进行,消除了结构粘连的风险。

SiGe-5.png

2.原子层刻蚀(ALE)

  • 自限制特性:ALE是一种基于两步循环工艺的刻蚀技术,首先对所要刻蚀材料表面的第一层进行改性,然后将改性层去除而不影响未改性的部分。每一步都具有自限制性,保证了每次仅去除几个原子层的精确度。

  • 循环刻蚀:不断重复上述两步工艺,直到达到所需的刻蚀深度。这一过程使得ALE能够实现内侧墙中小尺寸空腔的原子级别精度刻蚀。

SiGe-6.png 

 SiGe-7.png


【近期会议】

12月26日14:00,《化合物半导体》杂志将联合是德科技带来“SiC MOSFET国内外测试标准解读与第三代半导体测试面临的挑战”的线上主题论坛,介绍功率半导体测试方面的技术储备,共议行业新动态!诚邀您报名参会:https://w.lwc.cn/s/U7zQJ3

【2025全年计划】

隶属于ACT雅时国际商讯旗下的两本优秀杂志:《化合物半导体》&《半导体芯科技》2025年研讨会全年计划已出。

线上线下,共谋行业发展、产业进步!商机合作一览无余,欢迎您扫码获取!

https://www.siscmag.com/seminar



声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573

上一篇:高密度Interposer封装设计的SI分析

下一篇:最全对比!2.5D vs 3D封装技术

相关资讯

              暂无相关的数据...

本期内容

2025年 6/7 月

订阅期刊

过刊查询

efocus

赞助商

友情链接
回到顶部

Copyright© 2025:《半导体芯科技》; All Rights Reserved.      粤公网安备 44030402004707号   粤ICP备12025165号-7     服务条款     隐私声明